蜗牛风采网

登录

vga时序表 fpga时序约束概念

admin 举报

vga时序表 fpga时序约束概念

0简介

VGA时序信号和彩条图像信号由现场可编程逻辑器件产生,作为信号源开发电视或电脑等彩色显示电路,便于调试彩色显示驱动控制电路。电脑显示器有很多标准,比如VGA,s VGA等等。本文尝试用FPGA实现VGA图像显示控制器。这个过程是通过编程实现的,然后通过软件测试和仿真,当软件验证无误后,下载硬件进行验证,最后在CRT显示器上实现输出。基本原理是利用FPGA可编程原理和VGA时序控制原理,在产品开发设计中有很多实际应用。

本文所指的地址:

ZX.wnfCW。CN

1VGA显示原理

VGA()已经被广泛用作标准显示接口。VGA在任何时候都必须工作在一定的显示模式下,其显示模式可以分为字符显示模式和图形显示模式,而图形显示模式在应用中讨论。

VGA图形模式分为三类:CGA、EGA兼容图形模式;标准VGA图形模式;VGA扩展图形模式,后两种图形模式统称为VGA图形模式。本文基于标准VGA模式。行业标准的VGA显示方式为6404801660。

vga时序表 fpga时序约束概念

普通彩色显示器一般由阴极射线管(CRT)组成,颜色由GRB()原色组成。显示通过逐行扫描解决。阴极射线管发射电子束击中涂有荧光粉的荧光屏,产生GRB原色并合成一个彩色象素。扫描从屏幕左上角开始,从左到右,从上到下,逐行扫描。扫描一行后,电子束回到屏幕左侧下一行的起始位置。在此期间,阴极射线管遮蔽电子束,在每条线的末端,使用线同步信号来同步线。扫描完所有行后,用场同步信号同步场,使扫描回到屏幕左上角,同时进行场消隐,为下一次扫描做准备。VGA显示控制器控制CRT显示图像的过程如图1所示。

2VGA信号时序

图2是计算机VGA(640480,60Hz)图像格式的信号时序图。在图2中,它是场周期为16的场同步信号。每个场有525行,其中480行是有效显示行,45行是场消隐期。场同步信号Vs中每个场有一个脉冲,脉冲的低电平宽度twv为63 s (2行)。场消隐周期包括场同步时间tWH、场消隐前肩tHV(13行)和场消隐后肩tVH(30行),总计45行。线周期=31.78 s,每条显示线包含800个点。其中,点640是有效显示区域,点160是行消隐周期(非显示区域)。行同步信号Hs的每行有一个脉冲,脉冲的低电平宽度twv为3.81 s(即96 DCK););行消隐周期包括行同步时间tWH、行消隐前肩tHC(19 DCLK)和行消隐后肩tCH(45 DCLK),总共160个时钟点。复合消隐信号是行消隐信号和场消隐信号的逻辑和。复合消隐信号在有效显示期间处于高电平,在非显示区域处于低电平。

相关阅读

  • 华为mate20拖影解决方案 显示器用hdmi线有拖影
  • vga与hdmi连接线很少 显示器vga线和hdmi线
  • hdmi转vga显示器不亮 usb转vga
  • 从vga信号到视频信号 谈切换器的选择
  • 信号传输论vga信号相关文章最新报道文 共120篇
  • vga信号相关文章最新报道
  • 从vga信号到视频信号 谈切换器的选择
  • hdmi转vga显示器不亮 usb转vga
  • vga时序表 fpga时序约束概念
  • 标签: #vga信号相关文章最新报道